ATSAMC21G17A-MZTVAO mikrochip
Tillgänglig
ATSAMC21G17A-MZTVAO mikrochip
Driftsförhållanden • 2,7 V – 5,5 V, -40 °C till +125 °C, DC till 48 MHz kärna • ARM® Cortex-M0®+ CPU som körs på upp till 48 MHz – Hårdvarumultiplikator med en cykel – Micro Trace Buffer – MPU-minnen (Memory Protection Unit) • 32/64/128/256 KB självprogrammerbar blixt i systemet • 1/2/4/8 KB oberoende självprogrammerbar blixt för EEPROM-emulering • 4/8/16/32 KB SRAM-huvudminnessystem • Power-on Reset (POR) och Brown-out Detection (BOD) • Interna och externa klockalternativ med 48 MHz till 96 MHz fraktionerad Digital Phase Locked Loop (FDPLL96M) • External Interrupt Controller (EIC) (Interrupt Pin-avstudsning är endast tillgänglig i SAM C21N) • 16 externa avbrott – Hårdvaruavstudsning (endast på 100Pin TQFP) • Ett icke-maskerbart avbrott • Tvåstifts Serial Wire Debug (SWD) programmerings-, test- och felsökningsgränssnitt Låg effekt • Viloläge och standby-viloläge • SleepWalking-kringutrustning Kringutrustning • Hardware Divide and Square Root Accelerator (DIVAS) • 12-kanals Direct Memory Access Controller (DMAC) • 12-kanals händelsesystem • Upp till åtta 16-bitars timer/räknare (TC), som kan konfigureras som antingen (se anmärkning): Obs: Maximal och minimal inspelning är endast tillgänglig i SAM C21N-enheter. – En 16-bitars TC med jämför-/inspelningskanaler – En 8-bitars TC med jämförelse-/inspelningskanaler
– En 32-bitars TC med jämförelse/inspelningskanaler, med hjälp av två TC:er • Två 24-bitars timer/räknare och en 16-bitars timer/räknare för kontroll (TCC), med utökade funktioner: – Upp till fyra jämförelsekanaler med valfri kompletterande utgång – Generering av synkroniserat pulsbreddsmoduleringsmönster (PWM) över portstift – Deterministiskt felskydd, snabbt förfall och konfigurerbar dödtid mellan komplementär utgång – Dithering som ökar upplösningen med upp till 5 bitar och minskar kvantiseringsfel • Frekvensmätare (divisionens referensklocka är endast tillgänglig i SAM C21N) • 32-bitars realtidsräknare (RTC) med klock-/kalenderfunktion • Watchdog Timer (WDT) • CRC-32-generator • Upp till två CAN-gränssnitt (Controller Area Network): – CAN 2.0A/B och CAN-FD (ISO 11898-1:2015) • Varje CAN-gränssnitt har två valbara stiftplatser för att växla mellan två externa CAN-sändtagare (utan behov av en extern switch) • Upp till åtta seriella kommunikationsgränssnitt (SERCOM), var och en kan konfigureras för att fungera som antingen: – USART med full-duplex och entrådig halvduplexkonfiguration – I2C upp till 3.4 MHz (utom SERCOM6 och SERCOM7) – SPI – LIN master/slave – RS-485 – PMBus • En konfigurerbar anpassad logik (CCL) • Upp till två 12-bitars, 1 Msps analog-till-digital-omvandlare (ADC) med upp till 12 kanaler vardera (20 unika kanaler) – Differentiell och enkelsidig ingång – Automatisk kompensation för offset och förstärkningsfel – Översampling och decimering i hårdvara för att stödja 13-, 14-, 15- eller 16-bitars upplösning • En 16-bitars Sigma-Delta analog-till-digital-omvandlare (SDADC) med upp till 3 differentiella kanaler • 10-bitars, 350 ksps digital-till-analog-omvandlare (DAC) • Upp till fyra analoga komparatorer (AC) med fönsterjämförelsefunktion • Integrerad temperatursensor • Peripheral Touch Controller (PTC) – 256-kanals kapacitiv I/O med kapacitiv beröring och närhetsavkänning • Upp till 84 programmerbara I/O-stift Kvalificering • AEC-Q100 Grade 1 (-40 °C till 125 °C) paket • 100-stifts TQFP • 64-stifts TQFP, VQFN • 56-stifts WLCSP
• 48-stifts TQFP, VQFN • 32-stifts TQFP, VQFN Allmänt • Drop in-kompatibel med SAM D20 och SAM D21 (se anmärkning)
Driftsförhållanden • 2,7 V – 5,5 V, -40 °C till +125 °C, DC till 48 MHz kärna • ARM® Cortex-M0®+ CPU som körs på upp till 48 MHz – Hårdvarumultiplikator med en cykel – Micro Trace Buffer – MPU-minnen (Memory Protection Unit) • 32/64/128/256 KB självprogrammerbar blixt i systemet • 1/2/4/8 KB oberoende självprogrammerbar blixt för EEPROM-emulering • 4/8/16/32 KB SRAM-huvudminnessystem • Power-on Reset (POR) och Brown-out Detection (BOD) • Interna och externa klockalternativ med 48 MHz till 96 MHz fraktionerad Digital Phase Locked Loop (FDPLL96M) • External Interrupt Controller (EIC) (Interrupt Pin-avstudsning är endast tillgänglig i SAM C21N) • 16 externa avbrott – Hårdvaruavstudsning (endast på 100Pin TQFP) • Ett icke-maskerbart avbrott • Tvåstifts Serial Wire Debug (SWD) programmerings-, test- och felsökningsgränssnitt Låg effekt • Viloläge och standby-viloläge • SleepWalking-kringutrustning Kringutrustning • Hardware Divide and Square Root Accelerator (DIVAS) • 12-kanals Direct Memory Access Controller (DMAC) • 12-kanals händelsesystem • Upp till åtta 16-bitars timer/räknare (TC), som kan konfigureras som antingen (se anmärkning): Obs: Maximal och minimal inspelning är endast tillgänglig i SAM C21N-enheter. – En 16-bitars TC med jämför-/inspelningskanaler – En 8-bitars TC med jämförelse-/inspelningskanaler
– En 32-bitars TC med jämförelse/inspelningskanaler, med hjälp av två TC:er • Två 24-bitars timer/räknare och en 16-bitars timer/räknare för kontroll (TCC), med utökade funktioner: – Upp till fyra jämförelsekanaler med valfri kompletterande utgång – Generering av synkroniserat pulsbreddsmoduleringsmönster (PWM) över portstift – Deterministiskt felskydd, snabbt förfall och konfigurerbar dödtid mellan komplementär utgång – Dithering som ökar upplösningen med upp till 5 bitar och minskar kvantiseringsfel • Frekvensmätare (divisionens referensklocka är endast tillgänglig i SAM C21N) • 32-bitars realtidsräknare (RTC) med klock-/kalenderfunktion • Watchdog Timer (WDT) • CRC-32-generator • Upp till två CAN-gränssnitt (Controller Area Network): – CAN 2.0A/B och CAN-FD (ISO 11898-1:2015) • Varje CAN-gränssnitt har två valbara stiftplatser för att växla mellan två externa CAN-sändtagare (utan behov av en extern switch) • Upp till åtta seriella kommunikationsgränssnitt (SERCOM), var och en kan konfigureras för att fungera som antingen: – USART med full-duplex och entrådig halvduplexkonfiguration – I2C upp till 3.4 MHz (utom SERCOM6 och SERCOM7) – SPI – LIN master/slave – RS-485 – PMBus • En konfigurerbar anpassad logik (CCL) • Upp till två 12-bitars, 1 Msps analog-till-digital-omvandlare (ADC) med upp till 12 kanaler vardera (20 unika kanaler) – Differentiell och enkelsidig ingång – Automatisk kompensation för offset och förstärkningsfel – Översampling och decimering i hårdvara för att stödja 13-, 14-, 15- eller 16-bitars upplösning • En 16-bitars Sigma-Delta analog-till-digital-omvandlare (SDADC) med upp till 3 differentiella kanaler • 10-bitars, 350 ksps digital-till-analog-omvandlare (DAC) • Upp till fyra analoga komparatorer (AC) med fönsterjämförelsefunktion • Integrerad temperatursensor • Peripheral Touch Controller (PTC) – 256-kanals kapacitiv I/O med kapacitiv beröring och närhetsavkänning • Upp till 84 programmerbara I/O-stift Kvalificering • AEC-Q100 Grade 1 (-40 °C till 125 °C) paket • 100-stifts TQFP • 64-stifts TQFP, VQFN • 56-stifts WLCSP
• 48-stifts TQFP, VQFN • 32-stifts TQFP, VQFN Allmänt • Drop in-kompatibel med SAM D20 och SAM D21 (se anmärkning)
Se till att dina kontaktuppgifter är korrekta. Din Meddelandet kommer att skickas direkt till mottagaren/mottagarna och kommer inte att visas offentligt. Vi kommer aldrig att distribuera eller sälja din personlig information till tredje part utan att Ditt uttryckliga tillstånd.