MCIMX6Q6AVT08AE NXP
Tillgänglig
MCIMX6Q6AVT08AE NXP
De i.MX 6Dual/6Quad-processorerna är baserade på Arm Cortex-A9 MPCore-plattformen, som har följande funktioner: • Arm Cortex-A9 MPCore 4xCPU-processor (med TrustZone®) • Kärnkonfigurationen är symmetrisk, där varje kärna inkluderar: - 32 KByte L1 Instruction Cache - 32 KByte L1 Data Cache - Private Timer and Watchdog - Cortex-A9 NEON MPE (Media Processing Engine) Co-processor Arm Cortex-A9 MPCore-komplexet inkluderar: • General Interrupt Controller (GIC) med stöd för 128 interrupt • Global Timer • Snoop Control Unit (SCU) • 1 MB enhetlig I/D L2-cache, delad av två/fyra kärnor • Två Master AXI (64-bitars) bussgränssnitt utdata från L2-cache Part differentiator @ Industrial med VPU, GPU, nej MLB 7 Automotive med VPU, GPU 6 Consumer med VPU, GPU 5 Automotive med GPU, ingen VPU 4 Temperatur Tj + Utökad kommersiell: -20 till +105 °C E Industri: -40 till +105 °C C Fordon: -40 till +125 °C A Frekvens $ 800 MHz2 (Industriell kvalitet) 08 852 MHz (Fordonsklass) 08 1 GHz3 10 1.2 GHz 12 Förpackningstyp RoHS FCPBGA 21x21 0.8mm (lock) VT FCPBGA 21x21 0.8mm (ej lockad) YM Kvalifikationsnivå MC Prototyp Prover PC Massproduktion MC Special SC Part # serie X i.MX 6Quad Q i.MX 6Dual D Silicon revision1 A Rev 1.2 C Rev 1.3 D Rev 1.6 E Säkring % Standardinställning A HDCP aktiverad C MC IMX6 X @ + VV $ % A 1. Se webbsidan för nxp.com\imx6series för den senaste informationen om den tillgängliga kiselversionen. 2. Om en 24 MHz ingångsklocka används (krävs för USB) är den maximala SoC-hastigheten begränsad till 792 MHz. 3. Om en 24 MHz ingångsklocka används (krävs för USB) är den maximala SoC-hastigheten begränsad till 996 MHz. i.MX 6Dual/6Quad Processorer för fordons- och infotainmentapplikationer, Rev. 6, 11/2018 6 NXP Semiconductors Inledning • Kärnans frekvens (inklusive neon- och L1-cache) enligt tabell 6. • NEON MPE-coprocessor – SIMD Media Processing Architecture – NEON-registerfil med 32x64-bitars register för allmänt bruk – NEON Integer exekveringspipeline (ALU, Shift, MAC) – NEON dual, single-precision float point execute pipeline (FADD, FMUL) – NEON ladda/lagra och permutera pipeline Minnessystemet på SoC-nivå består av följande ytterligare komponenter: • Start-ROM, inklusive HAB (96 KB) • Intern multimedia/delad, RAM-minne med snabb åtkomst (OCRAM, 256 KB) • Säkert/osäkert RAM-minne (16 KB) • Gränssnitt för externt minne: – 16-bitars, 32-bitars och 64-bitars DDR3-1066-, DDR3L-1066- och 1/2 LPDDR2-800-kanaler, med stöd för DDR-interfolieringsläge, för dubbla x32 LPDDR2 – 8-bitars NAND-Flash, inklusive stöd för Raw MLC/SLC, 2 KB, 4 KB och 8 KB sidstorlek, BA-NAND, PBA-NAND, LBA-NAND, OneNAND™ med flera. BCH ECC upp till 40 bitar. — 16/32-bitars NOR-blixt. Alla EIMv2-stift är muxade på andra gränssnitt. — 16/32-bitars PSRAM, mobilt RAM Varje i.MX 6Dual/6Quad-processor möjliggör följande gränssnitt till externa enheter (vissa av dem är muxade och inte tillgängliga samtidigt): • Hårddiskar – SATA II, 3,0 Gbps • Skärmar – Totalt fem tillgängliga gränssnitt. Den totala råa pixelhastigheten för alla gränssnitt är upp till 450 Mpixels/sek, 24 bpp. Upp till fyra gränssnitt kan vara aktiva parallellt. — En parallell 24-bitars bildskärmsport, upp till 225 Mpixels/sek (till exempel WUXGA vid 60 Hz eller dubbla HD1080 och WXGA vid 60 Hz) — Seriella LVDS-portar – En port på upp till 170 Mpixels/sek (t.ex. WUXGA vid 60 Hz) eller två portar på upp till 85 MP/sek vardera — HDMI 1.4-port – MIPI/DSI, två banor vid 1 Gbit/s • Kamerasensorer: — Parallellkameraport (upp till 20 bitar och upp till 240 MHz topp) — MIPI CSI-2 seriell kameraport, stöder upp till 1000 Mbps/lane i 1/2/3-lane-läge och upp till 800 Mbps/lane i 4-lane-läge. CSI-2 Receiver-kärnan kan hantera en klockbana och upp till fyra databanor. Varje i.MX 6Dual/6Quad-processor har fyra banor. • Expansionskort: – Fyra MMC/SD/SDIO-kortportar som alla stöder: – 1-bitars eller 4-bitars överföringslägesspecifikationer för SD- och SDIO-kort upp till UHS-I SDR-104-läge (max 104 MB/s) Introduktion i.MX 6Dual/6Quad Processorer för fordons- och infotainmentapplikationer, Rev. 6, 11/2018 NXP Semiconductors 7 – specifikationer för 1-bitars, 4-bitars eller 8-bitars överföringsläge för MMC-kort upp till 52 MHz i både SDR- och DDR-lägen (max 104 MB/s) • USB: – En High Speed (HS) USB 2.0 OTG (upp till 480 Mbps), med integrerad HS USB PHY — Tre USB 2.0 (480 Mbps) värdar: – En HS-värd med integrerad High Speed PHY – Två HS-värdar med integrerad High Speed Inter-Chip (HS-IC) USB PHY • Expansion PCI Express-port (PCIe) v2.0 en bana – PCI Express (Gen 2.0) dual mode-komplex, stöd för komplexa rotåtgärder och slutpunktsåtgärder. Använder x1 PHY-konfiguration. • Diverse IP-adresser och gränssnitt: — SSI-block som kan stödja ljudsamplingsfrekvenser upp till 192 kHz stereoingångar och -utgångar med I2 S-läge — ESAI kan stödja ljudsamplingsfrekvenser upp till 260 kHz i I2S-läge med 7.1 flerkanalsutgångar — Fem UART:er, upp till 5.0 Mbps vardera: – Tillhandahåller RS232-gränssnitt – Stöd för 9-bitars RS485 multidrop-läge – En av de fem UART:erna (UART1) stöder 8-tråds medan de andra fyra stöder 4- tråd. Detta beror på SoC IMUX-begränsningen, eftersom alla UART-IP-adresser är identiska. — Fem eCSPI (Enhanced CSPI) — Tre I2C, med stöd för 400 kbps — Gigabit Ethernet Controller (IEEE1588-kompatibel), 10/100/10001 Mbps — Fyra pulsbreddsmodulatorer (PWM) — System JTAG Controller (SJC) — GPIO med avbrottsfunktioner — 8x8 Key Pad Port (KPP) — Sony Philips Digital Interconnect Format (SPDIF), Rx och Tx — Två Controller Area Network (FlexCAN), 1 Mbps vardera — Två Watchdog-timers (WDOG) — Audio MUX (AUDMUX) — MLB (MediaLB) tillhandahåller gränssnitt till DE FLESTA nätverk (150 Mbps) med alternativ för DTCP-chifferaccelerator De i.MX 6Dual/6Quad-processorerna integrerar avancerad strömhanteringsenhet och styrenheter: • Tillhandahåller PMU, inklusive LDO-leveranser, för resurser på chipet • Använd temperatursensor för övervakning av matristemperaturen 1. Den teoretiska maximala prestandan för 1 Gbit/s ENET är begränsad till 470 Mbit/s (totalt för Tx och Rx) på grund av begränsningar i bussens interna genomströmning. Den faktiska uppmätta prestandan i optimerad miljö är upp till 400 Mbit/s. För detaljer, se ERR004512 erratum i i.MX 6Dual/6Quad errata-dokumentet (IMX6DQCE). i.MX 6Dual/6Quad Processorer för fordons- och infotainmentapplikationer, Rev. 6, 11/2018 8 NXP Semiconductors Introduktion • Stöd för DVFS-tekniker för lågeffektlägen • Använd Software State Retention och Power Gating för Arm och MPE • Stöd för olika nivåer av systemströmlägen • Använd flexibelt kontrollschema för klockgrind De i.MX 6Dual/6Quad-processorerna använder dedikerade hårdvaruacceleratorer för att uppfylla den eftersträvade multimediaprestandan. Användningen av hårdvaruacceleratorer är en nyckelfaktor för att få hög prestanda vid låg strömförbrukning, samtidigt som CPU-kärnan är relativt fri för att utföra andra uppgifter. De i.MX 6Dual/6Quad-processorerna har följande maskinvaruacceleratorer: • VPU – videobearbetningsenhet • IPUv3H – bildbehandlingsenhet version 3H (2 IPU:er) • GPU3Dv4 – 3D-grafikprocessor (OpenGL ES 2.0) version 4 • GPU2Dv2 – 2D Graphics Processing Unit (BitBlt) version 2 • GPUVG – OpenVG 1.1 grafikprocessor • ASRC – Asynchronous Sample Rate Converter Säkerhetsfunktioner aktiveras och accelereras av följande maskinvara: • Arm TrustZone inklusive TZ-arkitekturen (separation av avbrott, minnesmappning, etc.) • SJC – System JTAG Controller. Skydda JTAG från felsökningsportattacker genom att reglera eller blockera åtkomsten till systemets felsökningsfunktioner. • CAAM – Cryptographic Acceleration and Assurance Module, som innehåller 16 KB säkert RAM-minne och NIST-certifierad True and Pseudo Random Number Generator • SNVS – Secure Non-Volatile Storage, inklusive Secure Real Time Clock • CSU – Central Security Unit. Förbättring av IC Identification Module (IIM). Kommer att konfigureras under uppstart och av eFUSEs och kommer att bestämma säkerhetsnivåns driftläge samt TZ-policyn. • A-HAB – Advanced High Assurance Boot – HABv4 med de nya inbyggda förbättringarna: SHA-256, 2048-bitars RSA-nyckel, versionskontrollmekanism, varmstart, CSU och TZ-initiering.
De i.MX 6Dual/6Quad-processorerna är baserade på Arm Cortex-A9 MPCore-plattformen, som har följande funktioner: • Arm Cortex-A9 MPCore 4xCPU-processor (med TrustZone®) • Kärnkonfigurationen är symmetrisk, där varje kärna inkluderar: - 32 KByte L1 Instruction Cache - 32 KByte L1 Data Cache - Private Timer and Watchdog - Cortex-A9 NEON MPE (Media Processing Engine) Co-processor Arm Cortex-A9 MPCore-komplexet inkluderar: • General Interrupt Controller (GIC) med stöd för 128 interrupt • Global Timer • Snoop Control Unit (SCU) • 1 MB enhetlig I/D L2-cache, delad av två/fyra kärnor • Två Master AXI (64-bitars) bussgränssnitt utdata från L2-cache Part differentiator @ Industrial med VPU, GPU, nej MLB 7 Automotive med VPU, GPU 6 Consumer med VPU, GPU 5 Automotive med GPU, ingen VPU 4 Temperatur Tj + Utökad kommersiell: -20 till +105 °C E Industri: -40 till +105 °C C Fordon: -40 till +125 °C A Frekvens $ 800 MHz2 (Industriell kvalitet) 08 852 MHz (Fordonsklass) 08 1 GHz3 10 1.2 GHz 12 Förpackningstyp RoHS FCPBGA 21x21 0.8mm (lock) VT FCPBGA 21x21 0.8mm (ej lockad) YM Kvalifikationsnivå MC Prototyp Prover PC Massproduktion MC Special SC Part # serie X i.MX 6Quad Q i.MX 6Dual D Silicon revision1 A Rev 1.2 C Rev 1.3 D Rev 1.6 E Säkring % Standardinställning A HDCP aktiverad C MC IMX6 X @ + VV $ % A 1. Se webbsidan för nxp.com\imx6series för den senaste informationen om den tillgängliga kiselversionen. 2. Om en 24 MHz ingångsklocka används (krävs för USB) är den maximala SoC-hastigheten begränsad till 792 MHz. 3. Om en 24 MHz ingångsklocka används (krävs för USB) är den maximala SoC-hastigheten begränsad till 996 MHz. i.MX 6Dual/6Quad Processorer för fordons- och infotainmentapplikationer, Rev. 6, 11/2018 6 NXP Semiconductors Inledning • Kärnans frekvens (inklusive neon- och L1-cache) enligt tabell 6. • NEON MPE-coprocessor – SIMD Media Processing Architecture – NEON-registerfil med 32x64-bitars register för allmänt bruk – NEON Integer exekveringspipeline (ALU, Shift, MAC) – NEON dual, single-precision float point execute pipeline (FADD, FMUL) – NEON ladda/lagra och permutera pipeline Minnessystemet på SoC-nivå består av följande ytterligare komponenter: • Start-ROM, inklusive HAB (96 KB) • Intern multimedia/delad, RAM-minne med snabb åtkomst (OCRAM, 256 KB) • Säkert/osäkert RAM-minne (16 KB) • Gränssnitt för externt minne: – 16-bitars, 32-bitars och 64-bitars DDR3-1066-, DDR3L-1066- och 1/2 LPDDR2-800-kanaler, med stöd för DDR-interfolieringsläge, för dubbla x32 LPDDR2 – 8-bitars NAND-Flash, inklusive stöd för Raw MLC/SLC, 2 KB, 4 KB och 8 KB sidstorlek, BA-NAND, PBA-NAND, LBA-NAND, OneNAND™ med flera. BCH ECC upp till 40 bitar. — 16/32-bitars NOR-blixt. Alla EIMv2-stift är muxade på andra gränssnitt. — 16/32-bitars PSRAM, mobilt RAM Varje i.MX 6Dual/6Quad-processor möjliggör följande gränssnitt till externa enheter (vissa av dem är muxade och inte tillgängliga samtidigt): • Hårddiskar – SATA II, 3,0 Gbps • Skärmar – Totalt fem tillgängliga gränssnitt. Den totala råa pixelhastigheten för alla gränssnitt är upp till 450 Mpixels/sek, 24 bpp. Upp till fyra gränssnitt kan vara aktiva parallellt. — En parallell 24-bitars bildskärmsport, upp till 225 Mpixels/sek (till exempel WUXGA vid 60 Hz eller dubbla HD1080 och WXGA vid 60 Hz) — Seriella LVDS-portar – En port på upp till 170 Mpixels/sek (t.ex. WUXGA vid 60 Hz) eller två portar på upp till 85 MP/sek vardera — HDMI 1.4-port – MIPI/DSI, två banor vid 1 Gbit/s • Kamerasensorer: — Parallellkameraport (upp till 20 bitar och upp till 240 MHz topp) — MIPI CSI-2 seriell kameraport, stöder upp till 1000 Mbps/lane i 1/2/3-lane-läge och upp till 800 Mbps/lane i 4-lane-läge. CSI-2 Receiver-kärnan kan hantera en klockbana och upp till fyra databanor. Varje i.MX 6Dual/6Quad-processor har fyra banor. • Expansionskort: – Fyra MMC/SD/SDIO-kortportar som alla stöder: – 1-bitars eller 4-bitars överföringslägesspecifikationer för SD- och SDIO-kort upp till UHS-I SDR-104-läge (max 104 MB/s) Introduktion i.MX 6Dual/6Quad Processorer för fordons- och infotainmentapplikationer, Rev. 6, 11/2018 NXP Semiconductors 7 – specifikationer för 1-bitars, 4-bitars eller 8-bitars överföringsläge för MMC-kort upp till 52 MHz i både SDR- och DDR-lägen (max 104 MB/s) • USB: – En High Speed (HS) USB 2.0 OTG (upp till 480 Mbps), med integrerad HS USB PHY — Tre USB 2.0 (480 Mbps) värdar: – En HS-värd med integrerad High Speed PHY – Två HS-värdar med integrerad High Speed Inter-Chip (HS-IC) USB PHY • Expansion PCI Express-port (PCIe) v2.0 en bana – PCI Express (Gen 2.0) dual mode-komplex, stöd för komplexa rotåtgärder och slutpunktsåtgärder. Använder x1 PHY-konfiguration. • Diverse IP-adresser och gränssnitt: — SSI-block som kan stödja ljudsamplingsfrekvenser upp till 192 kHz stereoingångar och -utgångar med I2 S-läge — ESAI kan stödja ljudsamplingsfrekvenser upp till 260 kHz i I2S-läge med 7.1 flerkanalsutgångar — Fem UART:er, upp till 5.0 Mbps vardera: – Tillhandahåller RS232-gränssnitt – Stöd för 9-bitars RS485 multidrop-läge – En av de fem UART:erna (UART1) stöder 8-tråds medan de andra fyra stöder 4- tråd. Detta beror på SoC IMUX-begränsningen, eftersom alla UART-IP-adresser är identiska. — Fem eCSPI (Enhanced CSPI) — Tre I2C, med stöd för 400 kbps — Gigabit Ethernet Controller (IEEE1588-kompatibel), 10/100/10001 Mbps — Fyra pulsbreddsmodulatorer (PWM) — System JTAG Controller (SJC) — GPIO med avbrottsfunktioner — 8x8 Key Pad Port (KPP) — Sony Philips Digital Interconnect Format (SPDIF), Rx och Tx — Två Controller Area Network (FlexCAN), 1 Mbps vardera — Två Watchdog-timers (WDOG) — Audio MUX (AUDMUX) — MLB (MediaLB) tillhandahåller gränssnitt till DE FLESTA nätverk (150 Mbps) med alternativ för DTCP-chifferaccelerator De i.MX 6Dual/6Quad-processorerna integrerar avancerad strömhanteringsenhet och styrenheter: • Tillhandahåller PMU, inklusive LDO-leveranser, för resurser på chipet • Använd temperatursensor för övervakning av matristemperaturen 1. Den teoretiska maximala prestandan för 1 Gbit/s ENET är begränsad till 470 Mbit/s (totalt för Tx och Rx) på grund av begränsningar i bussens interna genomströmning. Den faktiska uppmätta prestandan i optimerad miljö är upp till 400 Mbit/s. För detaljer, se ERR004512 erratum i i.MX 6Dual/6Quad errata-dokumentet (IMX6DQCE). i.MX 6Dual/6Quad Processorer för fordons- och infotainmentapplikationer, Rev. 6, 11/2018 8 NXP Semiconductors Introduktion • Stöd för DVFS-tekniker för lågeffektlägen • Använd Software State Retention och Power Gating för Arm och MPE • Stöd för olika nivåer av systemströmlägen • Använd flexibelt kontrollschema för klockgrind De i.MX 6Dual/6Quad-processorerna använder dedikerade hårdvaruacceleratorer för att uppfylla den eftersträvade multimediaprestandan. Användningen av hårdvaruacceleratorer är en nyckelfaktor för att få hög prestanda vid låg strömförbrukning, samtidigt som CPU-kärnan är relativt fri för att utföra andra uppgifter. De i.MX 6Dual/6Quad-processorerna har följande maskinvaruacceleratorer: • VPU – videobearbetningsenhet • IPUv3H – bildbehandlingsenhet version 3H (2 IPU:er) • GPU3Dv4 – 3D-grafikprocessor (OpenGL ES 2.0) version 4 • GPU2Dv2 – 2D Graphics Processing Unit (BitBlt) version 2 • GPUVG – OpenVG 1.1 grafikprocessor • ASRC – Asynchronous Sample Rate Converter Säkerhetsfunktioner aktiveras och accelereras av följande maskinvara: • Arm TrustZone inklusive TZ-arkitekturen (separation av avbrott, minnesmappning, etc.) • SJC – System JTAG Controller. Skydda JTAG från felsökningsportattacker genom att reglera eller blockera åtkomsten till systemets felsökningsfunktioner. • CAAM – Cryptographic Acceleration and Assurance Module, som innehåller 16 KB säkert RAM-minne och NIST-certifierad True and Pseudo Random Number Generator • SNVS – Secure Non-Volatile Storage, inklusive Secure Real Time Clock • CSU – Central Security Unit. Förbättring av IC Identification Module (IIM). Kommer att konfigureras under uppstart och av eFUSEs och kommer att bestämma säkerhetsnivåns driftläge samt TZ-policyn. • A-HAB – Advanced High Assurance Boot – HABv4 med de nya inbyggda förbättringarna: SHA-256, 2048-bitars RSA-nyckel, versionskontrollmekanism, varmstart, CSU och TZ-initiering.
Se till att dina kontaktuppgifter är korrekta. Din Meddelandet kommer att skickas direkt till mottagaren/mottagarna och kommer inte att visas offentligt. Vi kommer aldrig att distribuera eller sälja din personlig information till tredje part utan att Ditt uttryckliga tillstånd.