MCIMX6U6AVM08AC NXP
Tillgänglig |
MCIMX6U6AVM08AC NXP
De i.MX 6Solo/6DualLite-processorerna är baserade på Arm Cortex-A9 MPCore-plattformen, som har följande funktioner:
• i.MX 6Solo stöder enkelarm Cortex-A9 MPCore (med TrustZone)
• i.MX 6DualLite stöder dual Arm Cortex-A9 MPCore (med TrustZone)
• Kärnkonfigurationen är symmetrisk, där varje kärna inkluderar:
— 32 KByte L1 Instruktion Cache
— 32 KByte L1 datacache
— Privat timer och vakthund
— Cortex-A9 NEON MPE (Media Processing Engine) hjälpprocessor
Arm Cortex-A9 MPCore-komplexet inkluderar:
• General Interrupt Controller (GIC) med stöd för 128 interrupt
• Global timer
• Snoop Kontrollenhet (SCU)
• 512 KB enhetlig I/D L2-cache:
— Används av en kärna i i.MX 6Solo
— Delas av två kärnor i i.MX 6DualLite
• Två Master AXI-bussgränssnitt utmatning av L2-cache
• Frekvens för kärnan (inklusive NEON- och L1-cache), enligt tabell 8.
• NEON MPE-coprocessor
— SIMD Media Processing Architecture (Arkitektur för SIMD-mediebearbetning)
— NEON-registerfil med 32x64-bitars register för allmänna ändamål
— NEON Heltal exekvera pipeline (ALU, Shift, MAC)
— NEON med dubbla flyttalsexekveringsrörledningar med enkel precision (FADD, FMUL)
— NEON belastning/lagring och permute rörledning
Minnessystemet på SoC-nivå består av följande ytterligare komponenter:
– Start-ROM, inklusive HAB (96 KB)
— Internt multimedia/delat RAM-minne med snabb åtkomst (OCRAM, 128 KB)
– Säkert/osäkert RAM-minne (16 KB)
De i.MX 6Solo/6DualLite-processorerna är baserade på Arm Cortex-A9 MPCore-plattformen, som har följande funktioner:
• i.MX 6Solo stöder enkelarm Cortex-A9 MPCore (med TrustZone)
• i.MX 6DualLite stöder dual Arm Cortex-A9 MPCore (med TrustZone)
• Kärnkonfigurationen är symmetrisk, där varje kärna inkluderar:
— 32 KByte L1 Instruktion Cache
— 32 KByte L1 datacache
— Privat timer och vakthund
— Cortex-A9 NEON MPE (Media Processing Engine) hjälpprocessor
Arm Cortex-A9 MPCore-komplexet inkluderar:
• General Interrupt Controller (GIC) med stöd för 128 interrupt
• Global timer
• Snoop Kontrollenhet (SCU)
• 512 KB enhetlig I/D L2-cache:
— Används av en kärna i i.MX 6Solo
— Delas av två kärnor i i.MX 6DualLite
• Två Master AXI-bussgränssnitt utmatning av L2-cache
• Frekvens för kärnan (inklusive NEON- och L1-cache), enligt tabell 8.
• NEON MPE-coprocessor
— SIMD Media Processing Architecture (Arkitektur för SIMD-mediebearbetning)
— NEON-registerfil med 32x64-bitars register för allmänna ändamål
— NEON Heltal exekvera pipeline (ALU, Shift, MAC)
— NEON med dubbla flyttalsexekveringsrörledningar med enkel precision (FADD, FMUL)
— NEON belastning/lagring och permute rörledning
Minnessystemet på SoC-nivå består av följande ytterligare komponenter:
– Start-ROM, inklusive HAB (96 KB)
— Internt multimedia/delat RAM-minne med snabb åtkomst (OCRAM, 128 KB)
– Säkert/osäkert RAM-minne (16 KB)
Se till att dina kontaktuppgifter är korrekta. Din Meddelandet kommer att skickas direkt till mottagaren/mottagarna och kommer inte att visas offentligt. Vi kommer aldrig att distribuera eller sälja din personlig information till tredje part utan att Ditt uttryckliga tillstånd.