S912XEG128W1MAL NXP
Tillgänglig |
S912XEG128W1MAL NXP
• 16-bitars CPU12X
— Uppåtkompatibel med MC9S12-instruktionssetet med undantag för fem Fuzzy-instruktioner (MEM, WAV, WAVR, REV, REVW) som har tagits bort.
— Förbättrad indexerad adressering
— Tillgång till stora datasegment som är oberoende av PPAGE.
• INT (avbrottsmodul)
— Åtta nivåer av nästlade avbrott
— Flexibel tilldelning av avbrottskällor till varje avbrottsnivå.
— Externt icke-maskerbart avbrott med hög prioritet (XIRQ)
– Internt, icke-maskerbart avbrott i minnesskyddsenheten med hög prioritet
— Upp till 24 stift på portarna J, H och P kan konfigureras som stigande eller fallande kantkänsliga avbrott
• EBI (externt bussgränssnitt) (endast tillgängligt i 208-stifts- och 144-stiftspaket)
— Upp till fyra chiputgångar för att välja 16K, 1M, 2M och upp till 4MByte adressutrymmen
— Varje chipvalsutgång kan konfigureras för att slutföra transaktionen antingen vid timeout för en av de två väntelägesgeneratorerna eller vid avaktivering av EWAIT-signalen
• MMC (modulmappningskontroll)
• DBG (debug-modul)
— Övervakning av CPU- och/eller XGATE-bussar med begäranden om brytpunkter av taggtyp eller force-typ.
– 64 x 64-bitars cirkulär spårningsbuffert samlar in information om flödesändring eller minnesåtkomst.
• BDM (felsökningsläge i bakgrunden)
• MPU (minnesskyddsenhet)
— 8 adressregioner som kan definieras per aktiv programuppgift
— Adressintervallets kornighet är så låg som 8 byte
— Ingen skrivning / ingen körning Skyddsattribut
— Icke-maskerbart avbrott vid åtkomstöverträdelse
• XGATE
— Programmerbar, högpresterande I/O-coprocessormodul
– Överför data till eller från all kringutrustning och RAM-minne utan att processorn behöver ingripa eller vänta på datorn
– Utför logiska operationer, skiftoperationer, aritmetiska operationer och bitoperationer på data
— Kan avbryta slutförandet av HCS12X CPU-signaleringens överföring
— Utlösare från vilken hårdvarumodul som helst såväl som från CPU:n är möjliga
— Två avbrottsnivåer för att betjäna högprioriterade uppgifter
— Maskinvarustöd för initiering av stackpekare
• OSC_LCP (oscillator)
- Slingstyrning med låg effekt Pierce-oscillator som använder en 4MHz till 16MHz kristall
— God immunitet mot buller
- Full-swing Pierce-alternativ med en 2MHz till 40MHz kristall
— Transkonduktans dimensionerad för optimal startmarginal för typiska kristaller
• IPLL (Internt filtrerad, frekvensmodulerad klockgenerering med faslåst slinga)
— Inga externa komponenter krävs
— Konfigurerbart alternativ för spektrumspridning för minskad EMC-strålning (frekvensmodulering)
• 16-bitars CPU12X
— Uppåtkompatibel med MC9S12-instruktionssetet med undantag för fem Fuzzy-instruktioner (MEM, WAV, WAVR, REV, REVW) som har tagits bort.
— Förbättrad indexerad adressering
— Tillgång till stora datasegment som är oberoende av PPAGE.
• INT (avbrottsmodul)
— Åtta nivåer av nästlade avbrott
— Flexibel tilldelning av avbrottskällor till varje avbrottsnivå.
— Externt icke-maskerbart avbrott med hög prioritet (XIRQ)
– Internt, icke-maskerbart avbrott i minnesskyddsenheten med hög prioritet
— Upp till 24 stift på portarna J, H och P kan konfigureras som stigande eller fallande kantkänsliga avbrott
• EBI (externt bussgränssnitt) (endast tillgängligt i 208-stifts- och 144-stiftspaket)
— Upp till fyra chiputgångar för att välja 16K, 1M, 2M och upp till 4MByte adressutrymmen
— Varje chipvalsutgång kan konfigureras för att slutföra transaktionen antingen vid timeout för en av de två väntelägesgeneratorerna eller vid avaktivering av EWAIT-signalen
• MMC (modulmappningskontroll)
• DBG (debug-modul)
— Övervakning av CPU- och/eller XGATE-bussar med begäranden om brytpunkter av taggtyp eller force-typ.
– 64 x 64-bitars cirkulär spårningsbuffert samlar in information om flödesändring eller minnesåtkomst.
• BDM (felsökningsläge i bakgrunden)
• MPU (minnesskyddsenhet)
— 8 adressregioner som kan definieras per aktiv programuppgift
— Adressintervallets kornighet är så låg som 8 byte
— Ingen skrivning / ingen körning Skyddsattribut
— Icke-maskerbart avbrott vid åtkomstöverträdelse
• XGATE
— Programmerbar, högpresterande I/O-coprocessormodul
– Överför data till eller från all kringutrustning och RAM-minne utan att processorn behöver ingripa eller vänta på datorn
– Utför logiska operationer, skiftoperationer, aritmetiska operationer och bitoperationer på data
— Kan avbryta slutförandet av HCS12X CPU-signaleringens överföring
— Utlösare från vilken hårdvarumodul som helst såväl som från CPU:n är möjliga
— Två avbrottsnivåer för att betjäna högprioriterade uppgifter
— Maskinvarustöd för initiering av stackpekare
• OSC_LCP (oscillator)
- Slingstyrning med låg effekt Pierce-oscillator som använder en 4MHz till 16MHz kristall
— God immunitet mot buller
- Full-swing Pierce-alternativ med en 2MHz till 40MHz kristall
— Transkonduktans dimensionerad för optimal startmarginal för typiska kristaller
• IPLL (Internt filtrerad, frekvensmodulerad klockgenerering med faslåst slinga)
— Inga externa komponenter krävs
— Konfigurerbart alternativ för spektrumspridning för minskad EMC-strålning (frekvensmodulering)
Se till att dina kontaktuppgifter är korrekta. Din Meddelandet kommer att skickas direkt till mottagaren/mottagarna och kommer inte att visas offentligt. Vi kommer aldrig att distribuera eller sälja din personlig information till tredje part utan att Ditt uttryckliga tillstånd.