S9S12DG12F1MFUE NXP
Tillgänglig
S9S12DG12F1MFUE NXP
• HCS12 Core – 16-bitars HCS12 CPU i. Kompatibel uppåt med M68HC11 instruktionsuppsättning ii. Avbryt stapling och programmerarens modell identisk med M68HC11 iii.20-bitars ALU iv. Instruktionskö v. Förbättrad indexerad adressering – MEBI (Multiplexed External Bus Interface) – MMC (Module Mapping Control) – INT (Interrupt control) – BKP (Breakpoints) – BDM (Background Debug Module) • CRG (Clock and Reset Generator) – Val av Colpitts-oscillator med låg strömstyrka eller standard Pierce Oscillator – PLL – COP-vakthund – realtidsavbrott – klockmonitor • 8-bitars och 4-bitars portar med avbrottsfunktion Användarhandbok för enheten — 9S12DT128DGV2/D V02.16 26 Freescale Semiconductor – Digital filtrering – Programmerbar utlösare för stigande eller fallande kant • Minne – 128K Flash EEPROM – 2K byte EEPROM – 8K byte RAM • Två 8-kanals analog-till-digital-omvandlare – 10-bitars upplösning – Extern konverteringsutlösarkapacitet • Tre 1M bit per sekund, CAN 2.0 A, B mjukvarukompatibla moduler – Fem mottagnings- och tre sändningsbuffertar – Flexibelt identifierarfilter programmerbart som 2 x 32 bitar, 4 x 16 bitar eller 8 x 8 bitar – Fyra separata avbrottskanaler för Rx, Tx, fel och väckning – Väckningsfunktion för lågpassfilter – Loop-back för självtestdrift • Förbättrad inspelningstimer – 16-bitars huvudräknare med 7-bitars förkalkare – 8 programmerbara ingångs- eller utgångsjämförelsekanaler – Fyra 8-bitars eller två 16-bitars pulsackumulatorer • 8 PWM-kanaler – Programmerbar period och arbetscykel – 8-bitars 8-kanals eller 16-bitars 4-kanals – Separat styrning för varje pulsbredd och arbetscykel – Centerjusterade eller vänsterjusterade utgångar – Programmerbar klockvallogik med ett brett spektrum av frekvenser – Snabb nödavstängningsingång – Kan användas som avbrottsingångar • Seriella gränssnitt – Två asynkrona seriella kommunikationsgränssnitt (SCI) – Två synkrona seriella perifera gränssnitt (SPI) – Byteflight • Användarhandbok för BDLC-enhet (Byte Data Link Controller) — 9S12DT128DGV2/D V02.16 Freescale Semiconductor 27 • SAE J1850 Klass B nätverksgränssnitt för datakommunikation – Kompatibelt och ISO-kompatibelt för låg hastighet (<125 Kbps) Serial Data Communications in Automotive Applications • Inter-IC Bus (IIC) – Compatible with I2C Bus standard – Multi-master operation – Software programmable for one of 256 different serial clock frequencies • 112-Pin LQFP and 80-Pin QFP package options – I/O lines with 5V input and drive capability – 5V A/D converter inputs – Operation at 50MHz equivalent to 25MHz Bus Speed – Development support – Single-wire background debug™ mode – On-chip hardware breakpoints
• HCS12 Core – 16-bitars HCS12 CPU i. Kompatibel uppåt med M68HC11 instruktionsuppsättning ii. Avbryt stapling och programmerarens modell identisk med M68HC11 iii.20-bitars ALU iv. Instruktionskö v. Förbättrad indexerad adressering – MEBI (Multiplexed External Bus Interface) – MMC (Module Mapping Control) – INT (Interrupt control) – BKP (Breakpoints) – BDM (Background Debug Module) • CRG (Clock and Reset Generator) – Val av Colpitts-oscillator med låg strömstyrka eller standard Pierce Oscillator – PLL – COP-vakthund – realtidsavbrott – klockmonitor • 8-bitars och 4-bitars portar med avbrottsfunktion Användarhandbok för enheten — 9S12DT128DGV2/D V02.16 26 Freescale Semiconductor – Digital filtrering – Programmerbar utlösare för stigande eller fallande kant • Minne – 128K Flash EEPROM – 2K byte EEPROM – 8K byte RAM • Två 8-kanals analog-till-digital-omvandlare – 10-bitars upplösning – Extern konverteringsutlösarkapacitet • Tre 1M bit per sekund, CAN 2.0 A, B mjukvarukompatibla moduler – Fem mottagnings- och tre sändningsbuffertar – Flexibelt identifierarfilter programmerbart som 2 x 32 bitar, 4 x 16 bitar eller 8 x 8 bitar – Fyra separata avbrottskanaler för Rx, Tx, fel och väckning – Väckningsfunktion för lågpassfilter – Loop-back för självtestdrift • Förbättrad inspelningstimer – 16-bitars huvudräknare med 7-bitars förkalkare – 8 programmerbara ingångs- eller utgångsjämförelsekanaler – Fyra 8-bitars eller två 16-bitars pulsackumulatorer • 8 PWM-kanaler – Programmerbar period och arbetscykel – 8-bitars 8-kanals eller 16-bitars 4-kanals – Separat styrning för varje pulsbredd och arbetscykel – Centerjusterade eller vänsterjusterade utgångar – Programmerbar klockvallogik med ett brett spektrum av frekvenser – Snabb nödavstängningsingång – Kan användas som avbrottsingångar • Seriella gränssnitt – Två asynkrona seriella kommunikationsgränssnitt (SCI) – Två synkrona seriella perifera gränssnitt (SPI) – Byteflight • Användarhandbok för BDLC-enhet (Byte Data Link Controller) — 9S12DT128DGV2/D V02.16 Freescale Semiconductor 27 • SAE J1850 Klass B nätverksgränssnitt för datakommunikation – Kompatibelt och ISO-kompatibelt för låg hastighet (<125 Kbps) Serial Data Communications in Automotive Applications • Inter-IC Bus (IIC) – Compatible with I2C Bus standard – Multi-master operation – Software programmable for one of 256 different serial clock frequencies • 112-Pin LQFP and 80-Pin QFP package options – I/O lines with 5V input and drive capability – 5V A/D converter inputs – Operation at 50MHz equivalent to 25MHz Bus Speed – Development support – Single-wire background debug™ mode – On-chip hardware breakpoints
Se till att dina kontaktuppgifter är korrekta. Din Meddelandet kommer att skickas direkt till mottagaren/mottagarna och kommer inte att visas offentligt. Vi kommer aldrig att distribuera eller sälja din personlig information till tredje part utan att Ditt uttryckliga tillstånd.