S9S12XS128J1MAA NXP
Tillgänglig
S9S12XS128J1MAA NXP
• 16-bitars CPU12X – Uppåtkompatibel med S12-instruktionsuppsättningen med undantag för fem Fuzzy-instruktioner (MEM, WAV, WAVR, REV, REVW) som har tagits bort – Förbättrad indexerad adressering – Tillgång till stora datasegment oberoende av PPAGE
• INT (interrupt module) — Sju nivåer av kapslade interrupt — Flexibel tilldelning av avbrottskällor till varje interruptnivå. — Externt icke-maskerbart högprioriterat avbrott (XIRQ) — Följande ingångar kan fungera som väckningsavbrott – IRQ och icke-maskerbar XIRQ – CAN ta emot stift – SCI mottagningsstift – Beroende på paketalternativet upp till 20 stift på portarna J, H och P som kan konfigureras som känsliga för stigande eller fallande kanter • MMC (modulmappningskontroll) • DBG (debug-modul) — Övervakning av CPU-buss med brytpunktsbegäranden av taggtyp eller force-type — 64 x 64-bitars cirkulär spårbuffert fångar upp flödesändring eller minnesåtkomst information • BDM (Background debug mode) • OSC_LCP (oscillator) — Slingstyrning med låg effekt Pierce-oscillator som använder en 4 MHz till 16 MHz kristall — God immunitet mot brus — Full-swing Pierce-alternativ som använder en 2 MHz till 40 MHz kristall - Transkonduktans dimensionerad för optimal startmarginal för typiska kristaller • IPLL (internt filtrerad, frekvensmodulerad faslåst klockgenerering) — Inga externa komponenter krävs — Konfigurerbart alternativ för att sprida spektrum för minskad EMC-strålning (frekvens modulering) • CRG (klock- och återställningsgenerering) — COP-vakthund — Realtidsavbrott — Klockmonitor — Snabb väckning från STOPP i självklockningsläge • Minnesalternativ — 64, 128 och 256 Kbyte Flash — Flash Allmänna funktioner – 64 databitar plus 8 syndrom ECC-bitar (Error Correction Code) tillåter korrigering av enkelbitars fel och dubbelfelsdetektering – Radera sektorstorlek 1024 byte – Automatiserad program- och raderingsalgoritm – Skyddsschema för att förhindra oavsiktligt program eller radering – Säkerhetsalternativ för att förhindra obehörig åtkomst – Inställning av marginalnivå för Sense-amp för läsningar – 4 och 8 Kbyte Data Flash-utrymme
– 16 databitar plus 6 ECC-bitar (Error Correction Code) möjliggör felkorrigering med en bit och detektering av dubbelfel – Radera sektorstorlek 256 byte – Automatiserad program- och raderingsalgoritm – 4, 8 och 12 Kbyte RAM • 16-kanals, 12-bitars analog-till-digital-omvandlare — 8/10/12 bitars upplösning — 3μs, 10-bitars enkel konverteringstid — Vänster eller höger justerad resultatdata — Extern och intern konverteringsutlösningsförmåga — Intern oscillator för omvandling i stopplägen — Vakna från låg effekt lägen på analog jämförelse > eller <= match — Continuous conversion mode — Multiplexer for 16 analog input channels — Multiple channel scans — Pins can also be used as digital I/O • MSCAN (1 M bit per second, CAN 2.0 A, B software compatible module) — 1 Mbit per second, CAN 2.0 A, B software compatible module – Standard and extended data frames – 0 - 8 bytes data length – Programmable bit rate up to 1 Mbps — Five receive buffers with FIFO storage scheme — Three transmit buffers with internal prioritization — Flexible identifier acceptance filter programmable as: – 2 x 32-bit – 4 x 16-bit – 8 x 8-bit — Wake-up with integrated low pass filter option — Loop back for self test — Listen-only mode to monitor CAN bus — Bus-off recovery by software intervention or automatically — 16-bit time stamp of transmitted/received messages • TIM (standard timer module) — 8 x 16-bit channels for input capture or output compare — 16-bit free-running counter with 8-bit precision prescaler — 1 x 16-bit pulse accumulator • PIT (periodic interrupt timer) — Up to four timers with independent time-out periods — Time-out periods selectable between 1 and 224 bus clock cycles
— Timeout-avbrott och perifera utlösare — Starten av timers kan justeras • Upp till 8 kanaler x 8-bitars eller 4 kanaler x 16-bitars pulsbreddsmodulator — Programmerbar period och arbetscykel per kanal — Center- eller vänsterjusterade utgångar — Programmerbar klockvalslogik med ett brett spektrum av frekvenser • Serial Peripheral Interface Module (SPI) — Konfigurerbar för 8- eller 16-bitars datastorlek — Full-duplex eller enkeltråds dubbelriktad — Dubbelbuffrad sändning och mottagning — Master- eller slavläge — MSB-first eller LSB-första växling — Alternativ för seriell klockfas och polaritet • Två seriella kommunikationsgränssnitt (SCI) — Full-duplex eller entrådsdrift — Standard märkning/mellanslag som inte återgår till noll (NRZ) -format — Valbart IrDA 1.4 retur-till-noll-inverterat (RZI) format med programmerbara pulsbredder — 13-bitars val av överföringshastighet - Programmerbar teckenlängd - Programmerbar polaritet för sändare och mottagare - Mottagningsväckning på aktiv kant - Brytdetektering och sändningskollisionsdetektering med stöd för LIN • Spänningsregulator på chipet – Två parallella, linjära spänningsregulatorer med bandgapsreferens – Lågspänningsdetektering (LVD) med lågspänningsavbrott (LVI) – Krets för startåterställning (POR) – Lågspänningsåterställning (LVR) • Väckningstimer med låg effekt (API) – Intern oscillator som driver en nedräknare – Trimbar till +/-5 % noggrannhet – Timeout-perioderna sträcker sig från 0,2 ms till ~13 s med en upplösning på 0,2 ms • Ingång/utgång – Upp till 91 allmänna in-/utgångsstift (I/O) beroende på paketalternativ och endast 2 ingångar stift — Hysteres och konfigurerbar pull up/pull down-enhet på alla ingångsstift — Konfigurerbar drivstyrka på alla utgångsstift • Paketalternativ — 112-stifts lågprofil quad flat-pack (LQFP) — 80-stifts quad flat-pack (QFP)
— 64-stifts lågprofils quad flat-pack (LQFP) • Driftsförhållanden — Brett spänningsområde för en matning 3,135 V till 5,5 V vid full prestanda – Separat matning för intern spänningsregulator och I/O möjliggör optimerad EMC-filtrering — 40 MHz maximal CPU-bussfrekvens — Omgivningstemperaturområde –40 °C till 125 °C — Temperaturalternativ: – –40 °C till 85 °C – –40 °C till 105 °C – –40 °C till 125 °C
• 16-bitars CPU12X – Uppåtkompatibel med S12-instruktionsuppsättningen med undantag för fem Fuzzy-instruktioner (MEM, WAV, WAVR, REV, REVW) som har tagits bort – Förbättrad indexerad adressering – Tillgång till stora datasegment oberoende av PPAGE
• INT (interrupt module) — Sju nivåer av kapslade interrupt — Flexibel tilldelning av avbrottskällor till varje interruptnivå. — Externt icke-maskerbart högprioriterat avbrott (XIRQ) — Följande ingångar kan fungera som väckningsavbrott – IRQ och icke-maskerbar XIRQ – CAN ta emot stift – SCI mottagningsstift – Beroende på paketalternativet upp till 20 stift på portarna J, H och P som kan konfigureras som känsliga för stigande eller fallande kanter • MMC (modulmappningskontroll) • DBG (debug-modul) — Övervakning av CPU-buss med brytpunktsbegäranden av taggtyp eller force-type — 64 x 64-bitars cirkulär spårbuffert fångar upp flödesändring eller minnesåtkomst information • BDM (Background debug mode) • OSC_LCP (oscillator) — Slingstyrning med låg effekt Pierce-oscillator som använder en 4 MHz till 16 MHz kristall — God immunitet mot brus — Full-swing Pierce-alternativ som använder en 2 MHz till 40 MHz kristall - Transkonduktans dimensionerad för optimal startmarginal för typiska kristaller • IPLL (internt filtrerad, frekvensmodulerad faslåst klockgenerering) — Inga externa komponenter krävs — Konfigurerbart alternativ för att sprida spektrum för minskad EMC-strålning (frekvens modulering) • CRG (klock- och återställningsgenerering) — COP-vakthund — Realtidsavbrott — Klockmonitor — Snabb väckning från STOPP i självklockningsläge • Minnesalternativ — 64, 128 och 256 Kbyte Flash — Flash Allmänna funktioner – 64 databitar plus 8 syndrom ECC-bitar (Error Correction Code) tillåter korrigering av enkelbitars fel och dubbelfelsdetektering – Radera sektorstorlek 1024 byte – Automatiserad program- och raderingsalgoritm – Skyddsschema för att förhindra oavsiktligt program eller radering – Säkerhetsalternativ för att förhindra obehörig åtkomst – Inställning av marginalnivå för Sense-amp för läsningar – 4 och 8 Kbyte Data Flash-utrymme
– 16 databitar plus 6 ECC-bitar (Error Correction Code) möjliggör felkorrigering med en bit och detektering av dubbelfel – Radera sektorstorlek 256 byte – Automatiserad program- och raderingsalgoritm – 4, 8 och 12 Kbyte RAM • 16-kanals, 12-bitars analog-till-digital-omvandlare — 8/10/12 bitars upplösning — 3μs, 10-bitars enkel konverteringstid — Vänster eller höger justerad resultatdata — Extern och intern konverteringsutlösningsförmåga — Intern oscillator för omvandling i stopplägen — Vakna från låg effekt lägen på analog jämförelse > eller <= match — Continuous conversion mode — Multiplexer for 16 analog input channels — Multiple channel scans — Pins can also be used as digital I/O • MSCAN (1 M bit per second, CAN 2.0 A, B software compatible module) — 1 Mbit per second, CAN 2.0 A, B software compatible module – Standard and extended data frames – 0 - 8 bytes data length – Programmable bit rate up to 1 Mbps — Five receive buffers with FIFO storage scheme — Three transmit buffers with internal prioritization — Flexible identifier acceptance filter programmable as: – 2 x 32-bit – 4 x 16-bit – 8 x 8-bit — Wake-up with integrated low pass filter option — Loop back for self test — Listen-only mode to monitor CAN bus — Bus-off recovery by software intervention or automatically — 16-bit time stamp of transmitted/received messages • TIM (standard timer module) — 8 x 16-bit channels for input capture or output compare — 16-bit free-running counter with 8-bit precision prescaler — 1 x 16-bit pulse accumulator • PIT (periodic interrupt timer) — Up to four timers with independent time-out periods — Time-out periods selectable between 1 and 224 bus clock cycles
— Timeout-avbrott och perifera utlösare — Starten av timers kan justeras • Upp till 8 kanaler x 8-bitars eller 4 kanaler x 16-bitars pulsbreddsmodulator — Programmerbar period och arbetscykel per kanal — Center- eller vänsterjusterade utgångar — Programmerbar klockvalslogik med ett brett spektrum av frekvenser • Serial Peripheral Interface Module (SPI) — Konfigurerbar för 8- eller 16-bitars datastorlek — Full-duplex eller enkeltråds dubbelriktad — Dubbelbuffrad sändning och mottagning — Master- eller slavläge — MSB-first eller LSB-första växling — Alternativ för seriell klockfas och polaritet • Två seriella kommunikationsgränssnitt (SCI) — Full-duplex eller entrådsdrift — Standard märkning/mellanslag som inte återgår till noll (NRZ) -format — Valbart IrDA 1.4 retur-till-noll-inverterat (RZI) format med programmerbara pulsbredder — 13-bitars val av överföringshastighet - Programmerbar teckenlängd - Programmerbar polaritet för sändare och mottagare - Mottagningsväckning på aktiv kant - Brytdetektering och sändningskollisionsdetektering med stöd för LIN • Spänningsregulator på chipet – Två parallella, linjära spänningsregulatorer med bandgapsreferens – Lågspänningsdetektering (LVD) med lågspänningsavbrott (LVI) – Krets för startåterställning (POR) – Lågspänningsåterställning (LVR) • Väckningstimer med låg effekt (API) – Intern oscillator som driver en nedräknare – Trimbar till +/-5 % noggrannhet – Timeout-perioderna sträcker sig från 0,2 ms till ~13 s med en upplösning på 0,2 ms • Ingång/utgång – Upp till 91 allmänna in-/utgångsstift (I/O) beroende på paketalternativ och endast 2 ingångar stift — Hysteres och konfigurerbar pull up/pull down-enhet på alla ingångsstift — Konfigurerbar drivstyrka på alla utgångsstift • Paketalternativ — 112-stifts lågprofil quad flat-pack (LQFP) — 80-stifts quad flat-pack (QFP)
— 64-stifts lågprofils quad flat-pack (LQFP) • Driftsförhållanden — Brett spänningsområde för en matning 3,135 V till 5,5 V vid full prestanda – Separat matning för intern spänningsregulator och I/O möjliggör optimerad EMC-filtrering — 40 MHz maximal CPU-bussfrekvens — Omgivningstemperaturområde –40 °C till 125 °C — Temperaturalternativ: – –40 °C till 85 °C – –40 °C till 105 °C – –40 °C till 125 °C
Se till att dina kontaktuppgifter är korrekta. Din Meddelandet kommer att skickas direkt till mottagaren/mottagarna och kommer inte att visas offentligt. Vi kommer aldrig att distribuera eller sälja din personlig information till tredje part utan att Ditt uttryckliga tillstånd.