SN65DSI84TPAPRQ1 TI
Tillgänglig
SN65DSI84TPAPRQ1 TI
1 Funktioner 1• Kvalificerad för fordonstillämpningar • AEC-Q100 kvalificerad med följande resultat: – Enhetstemperaturgrad 2: –40 °C till 105 °C omgivningstemperatur – Enhetens HBM ESD-klassificeringsnivå 3A – Enhetens CDM ESD-klassificeringsnivå C6 • Implementerar MIPI D-PHY Version 1.00.00 Physical Layer Front-End and Display Serial Interface (DSI) version 1.02.00 • Enkanals DSI-mottagare konfigurerbar för en, Två, tre eller fyra D-PHY-databanor per kanal som arbetar upp till 1 Gbps per bana • Stöder 18-bpp och 24-bpp DSI-videopaket med RGB666- och RGB888-format • Lämplig för 60 fps WUXGA 1920 × 1200 upplösning vid 18 bpp och 24 bpp färg och 60 fps 1366 × 768 upplösning vid 18 bpp och 24 bpp • Utgång konfigurerbar för enkellänk eller dubbellänk LVDS • Stöder enkanalig DSI till dual-link LVDS-driftläge • LVDS-utgångsklockintervall på 25 MHz till 154 MHz i Dual-Link- eller Single-Link-läge • LVDS Pixel Clock kan komma från FreeRunning Continuous D-PHY Clock eller External Reference Clock (REFCLK) • 1,8 V VCC huvudströmförsörjning • Lågeffektsfunktioner inkluderar SHUTDOWN-läge, reducerad LVDS Output Voltage Swing, Common Mode och MIPI Ultra-Low Power State (ULPS) stöd • LVDS Channel SWAP, LVDS PIN-ordningsfunktion för omvänd ordning för enkel PCB-routing • Förpackad i 64-stifts 10 mm × 10 mm HTQFP (PAP) PowerPAD™ IC-paket
1 Funktioner 1• Kvalificerad för fordonstillämpningar • AEC-Q100 kvalificerad med följande resultat: – Enhetstemperaturgrad 2: –40 °C till 105 °C omgivningstemperatur – Enhetens HBM ESD-klassificeringsnivå 3A – Enhetens CDM ESD-klassificeringsnivå C6 • Implementerar MIPI D-PHY Version 1.00.00 Physical Layer Front-End and Display Serial Interface (DSI) version 1.02.00 • Enkanals DSI-mottagare konfigurerbar för en, Två, tre eller fyra D-PHY-databanor per kanal som arbetar upp till 1 Gbps per bana • Stöder 18-bpp och 24-bpp DSI-videopaket med RGB666- och RGB888-format • Lämplig för 60 fps WUXGA 1920 × 1200 upplösning vid 18 bpp och 24 bpp färg och 60 fps 1366 × 768 upplösning vid 18 bpp och 24 bpp • Utgång konfigurerbar för enkellänk eller dubbellänk LVDS • Stöder enkanalig DSI till dual-link LVDS-driftläge • LVDS-utgångsklockintervall på 25 MHz till 154 MHz i Dual-Link- eller Single-Link-läge • LVDS Pixel Clock kan komma från FreeRunning Continuous D-PHY Clock eller External Reference Clock (REFCLK) • 1,8 V VCC huvudströmförsörjning • Lågeffektsfunktioner inkluderar SHUTDOWN-läge, reducerad LVDS Output Voltage Swing, Common Mode och MIPI Ultra-Low Power State (ULPS) stöd • LVDS Channel SWAP, LVDS PIN-ordningsfunktion för omvänd ordning för enkel PCB-routing • Förpackad i 64-stifts 10 mm × 10 mm HTQFP (PAP) PowerPAD™ IC-paket
Se till att dina kontaktuppgifter är korrekta. Din Meddelandet kommer att skickas direkt till mottagaren/mottagarna och kommer inte att visas offentligt. Vi kommer aldrig att distribuera eller sälja din personlig information till tredje part utan att Ditt uttryckliga tillstånd.