SPC5746CSK1AMKU6 NXP
Tillgänglig
SPC5746CSK1AMKU6 NXP
• 1 × 160 MHz Power Architecture® e200z4 Dual Issue, 32-bitars CPU – Flyttalsoperationer med enkel precision – 8 KB instruktionscache och 4 KB datacache – Kodning med variabel längd (VLE) för betydande förbättringar av koddensiteten • 1 x 80 MHz Power Architecture® e200z2 Single issue, 32-bitars CPU – Använder kodning med variabel längd (VLE) för betydande minskning av kodstorleken • ECC från ände till ände – Alla bussmasters, till exempel genererar kärnor en kod för enkel felkorrigering, dubbel feldetektering (SECDED) för varje busstransaktion – SECDED täcker 64-bitars data och 29-bitars adress • Minnesgränssnitt – 3 MB on-chip flashminne som stöds med flashminneskontrollern – 3 x flashminnessidbuffertar (3-portars flashminnesstyrenhet) – 384 KB on-chip SRAM över tre RAM-portar • Klockgränssnitt – 8-40 MHz extern kristall (FXOSC) – 16 MHz IRC (FIRC) – 128 KHz IRC (SIRC) – 32 KHz extern kristall (SXOSC) – Clock Monitor Unit (CMU) – Frekvensmodulerad faslåst slinga (FMPLL) – Realtidsräknare (RTC) • System Memory Protection Unit (SMPU) med upp till 32 regionbeskrivningar och 16 byte regiongranularitet • 16 semaforer för att hantera åtkomst till delade resurser • Avbrottsstyrenhet (INTC) som kan dirigera avbrott till vilken CPU som helst • Arkitektur med tvärbalksbrytare för samtidig åtkomst till kringutrustning, flashminne och RAM från flera bussmaster
• 1 × 160 MHz Power Architecture® e200z4 Dual Issue, 32-bitars CPU – Flyttalsoperationer med enkel precision – 8 KB instruktionscache och 4 KB datacache – Kodning med variabel längd (VLE) för betydande förbättringar av koddensiteten • 1 x 80 MHz Power Architecture® e200z2 Single issue, 32-bitars CPU – Använder kodning med variabel längd (VLE) för betydande minskning av kodstorleken • ECC från ände till ände – Alla bussmasters, till exempel genererar kärnor en kod för enkel felkorrigering, dubbel feldetektering (SECDED) för varje busstransaktion – SECDED täcker 64-bitars data och 29-bitars adress • Minnesgränssnitt – 3 MB on-chip flashminne som stöds med flashminneskontrollern – 3 x flashminnessidbuffertar (3-portars flashminnesstyrenhet) – 384 KB on-chip SRAM över tre RAM-portar • Klockgränssnitt – 8-40 MHz extern kristall (FXOSC) – 16 MHz IRC (FIRC) – 128 KHz IRC (SIRC) – 32 KHz extern kristall (SXOSC) – Clock Monitor Unit (CMU) – Frekvensmodulerad faslåst slinga (FMPLL) – Realtidsräknare (RTC) • System Memory Protection Unit (SMPU) med upp till 32 regionbeskrivningar och 16 byte regiongranularitet • 16 semaforer för att hantera åtkomst till delade resurser • Avbrottsstyrenhet (INTC) som kan dirigera avbrott till vilken CPU som helst • Arkitektur med tvärbalksbrytare för samtidig åtkomst till kringutrustning, flashminne och RAM från flera bussmaster
Se till att dina kontaktuppgifter är korrekta. Din Meddelandet kommer att skickas direkt till mottagaren/mottagarna och kommer inte att visas offentligt. Vi kommer aldrig att distribuera eller sälja din personlig information till tredje part utan att Ditt uttryckliga tillstånd.